Easyelectronics.ru

Электроника для всех
Текущее время: 29 май 2017, 04:59

Часовой пояс: UTC + 5 часов



    • Изготовление печатных плат. Примерные цены: 10 штук 2-слоя 100*100mm 8.21$ или около ~470 рублей
    • Создание принципиальных схем и проектирование печатных плат
    • Симуляция работы на spice моделях
    • Просмотр GERBER файлов

Начать новую тему Ответить на тему  [ Сообщений: 4 ] 
Автор Сообщение
 Заголовок сообщения: Загрузка кода в NIOS II
СообщениеДобавлено: 24 июл 2015, 13:19 
Только пришел

Зарегистрирован: 27 апр 2015, 11:51
Сообщения: 8
Добрый день. На FPGA реализован NIOS II + куча кода на verilog. Задача: конфигурирование ПЛИС с помощью МК. Прошить саму ПЛИС микроконтроллером можно через встроенные интерфесы (JTAG, AS, PS, AP). Вопрос: как залить программу NIOS II с помощью МК? В оф. документации описано заливка кода с EPCS и CFI flash, а вот про МК не нашел. Помогите разобраться.


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Загрузка кода в NIOS II
СообщениеДобавлено: 24 июл 2015, 14:43 
Старожил

Зарегистрирован: 10 июн 2011, 23:01
Сообщения: 2556
а без относительно ниоса вопрос загрузки fpga от МК сейчас как решен?

можно МК тупо флэшкой прикинуться, и пусть тогда fpga, ничего не подозревая, как будто с EPCS загружается, как обычно в AS, заодно с ниосом.


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Загрузка кода в NIOS II
СообщениеДобавлено: 24 июл 2015, 14:59 
Только пришел

Зарегистрирован: 27 апр 2015, 11:51
Сообщения: 8
_pv писал(а):
а без относительно ниоса вопрос загрузки fpga от МК сейчас как решен?

Пока никак не решен. Думал через AS или PS. По этому можно найти документацию. Есть способ прошивки NIOS из on-chip memory, но он не удобен тем что при изменении программы NIOS нужно пересобирать и перезаливать весь проект.


Вернуться к началу
 Профиль  
 
 Заголовок сообщения: Re: Загрузка кода в NIOS II
СообщениеДобавлено: 24 июл 2015, 15:49 
Старожил

Зарегистрирован: 10 июн 2011, 23:01
Сообщения: 2556
ну можно вытащить память ниоса наружу через тот же SPI (циклоны имеют доступ к ногам на которых загрузочная флэш сидит, так что дополнительно из ног только один чипселект нужен) чтобы МК её мог сам писать отдельно после загрузки fpga.


Вернуться к началу
 Профиль  
 
Показать сообщения за:  Поле сортировки  
Начать новую тему Ответить на тему  [ Сообщений: 4 ] 

Часовой пояс: UTC + 5 часов


Кто сейчас на конференции

Сейчас этот форум просматривают: нет зарегистрированных пользователей


Вы не можете начинать темы
Вы не можете отвечать на сообщения
Вы не можете редактировать свои сообщения
Вы не можете удалять свои сообщения
Вы не можете добавлять вложения

Найти:
Перейти:  
cron

Powered by phpBB © 2000, 2002, 2005, 2007 phpBB Group
Русская поддержка phpBB